首页 > 分享 > FPGA实现串口接收Verilog代码解析

FPGA实现串口接收Verilog代码解析

最新推荐文章于 2024-11-20 21:06:36 发布

饿了吃豆芽儿 于 2018-05-10 19:38:20 发布

版权声明:本文为博主原创文章,遵循 CC 4.0 BY-SA 版权协议,转载请附上原文出处链接和本声明。

FPGA实验之串口接收

串口数据的接收采样在每个数据位的中间,这样能够采集到比较准确的数据。

(1)    建立工程

(2)    编写程序

module UART_receive(input CLK,RST,RXD,

                                            output Receive_done,Odd_data,

                                            output [7:0]Receive_data);

//parameter BPS9600=13'd5208; //每位数据传输时间为t=1/9600 s,周期T=1/50000000,计数值为t/T=5208

parameter BPS115200=9'd434;//每位数据传输时间为t=1/115200 s,周期T=1/50000000,计数值为t/T=434

reg [31:0]C1;

reg [7:0]ii;

reg H2L1,H2L2;

reg receive_done,odd_data;

reg [7:0]receive_data;

always @(posedge CLK or negedge RST)

       if(!RST)

              begin C1<=32'd0;ii<=0; receive_done<=0; receive_data<=8'b0; odd_data<=1'b0;end 

       else

              case(ii

相关知识

FPGA技术:异步清除十进制加法计数器详解
谈谈Verilog和SystemVerilog简史,FPGA设计是否需要学习SystemVerilog
复古花卉背景的温馨妇女节PPT模板.zip资源
【fpga里Verilog语言的小知识点】
FPGA Verilog HDL 系列实例
实现花卉分类的 MATLAB 代码及实例
11. 计数器 — [野火]FPGA Verilog开发实战指南——基于Altera EP4CE10 征途Pro开发板 文档
计数器的Verilog实现
FPGA——计数器
【免费】花鸣B2C电子商务平台SSM毕业设计附带论文.zip资源

网址: FPGA实现串口接收Verilog代码解析 https://m.huajiangbk.com/newsview1451061.html

所属分类:花卉
上一篇: Python编程:基础练习与函数
下一篇: 软件设计模式与体系结构 实验二